// ============================================================== // Vivado(TM) HLS - High-Level Synthesis from C, C++ and SystemC v2019.2.1 (64-bit) // Copyright 1986-2019 Xilinx, Inc. All Rights Reserved. // ============================================================== #ifndef __fw_binned_dadd_64jbC__HH__ #define __fw_binned_dadd_64jbC__HH__ #include "ACMP_dadd.h" #include template< int ID, int NUM_STAGE, int din0_WIDTH, int din1_WIDTH, int dout_WIDTH> SC_MODULE(fw_binned_dadd_64jbC) { sc_core::sc_in_clk clk; sc_core::sc_in reset; sc_core::sc_in ce; sc_core::sc_in< sc_dt::sc_lv > din0; sc_core::sc_in< sc_dt::sc_lv > din1; sc_core::sc_out< sc_dt::sc_lv > dout; ACMP_dadd ACMP_dadd_U; SC_CTOR(fw_binned_dadd_64jbC): ACMP_dadd_U ("ACMP_dadd_U") { ACMP_dadd_U.clk(clk); ACMP_dadd_U.reset(reset); ACMP_dadd_U.ce(ce); ACMP_dadd_U.din0(din0); ACMP_dadd_U.din1(din1); ACMP_dadd_U.dout(dout); } }; #endif //